Echelon I/O Model Reference for Smart Transceivers and Neu Instrukcja Użytkownika Strona 186

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 209
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 185
176 Timer/Counter Output Models
Figure 66. Series 5000 Stretched Triac Output
Hardware Considerations
On a Smart Transceiver, a timer/counter can be configured to control the delay of
an output signal with respect to a synchronization input. This synchronization
can occur on the rising edge, the falling edge, or both the rising and falling edges
of the input signal. For control of AC circuits using a triac device, the sync input
is typically a zero-crossing signal, and the pulse output is the triac trigger signal.
Przeglądanie stron 185
1 2 ... 181 182 183 184 185 186 187 188 189 190 191 ... 208 209

Komentarze do niniejszej Instrukcji

Brak uwag